1. Unix/Linux操作系統使用
2. 文本編輯器VIM
3. 數字電路技術基礎
4. 半導體電路和工藝基礎
5. 數字邏輯設計
6. 數字集成電路設計流程
7. Verilog HDL硬件描述語言和電路設計技術與技巧
8. 電路驗證技術以及Modelsim、VCS等驗證工具的使用
9. ASIC和SOC設計導論
10. FPGA設計和驗證初步
11. 邏輯綜合初步以及SYNOPSYS DC等綜合工具的使用
12. 可測性設計技術
13.ASIC技術
??? 重點講解數字電路設計的綜合技術的基本概念,綜合流程和工程經驗,使學員掌握基于synopsys DC的綜合技巧。
內容包括:?
綜合機理的分析;組合電路和時序電路實現規則和實例分析;基于tcl綜合的流程,優化處理和調試技術;綜合處理與后端流程的聯系;可綜合代碼技術;需深入研究的內容;LPC 接口模塊綜合實驗
ASIC DFT技術
??? 介紹可測試設計技術,使學員掌握基于Synopsys DFT 的可測性電路設計方法
內容包括:
背景分析;組合電路和時序電路的測試;可測試設計;需深入研究的內容;DFT compile 使用(基于TCL的可測試性設計流程);LPC接口模塊DFT實驗
ASIC 靜態時序分析技術
??? 介紹靜態時序分析技術;使學員掌握基于Synopsysy PrimeTime的靜態時序分析技術。
內容包括:
背景分析;電路時序分析的基礎內容;工具的使用;靜態時序分析模式選擇;注意事項及需深入研究的內容;LPC接口模塊實驗
一致性驗證(Formal)技術介紹
??? 介紹一致性驗證技術,使學員了解基于Synopsys Formality 的一致性驗證方法
內容包括:
背景分析;工具的使用介紹
14.
形式驗證技術。基于Formality的形式驗證方法、基于匹配策略的形式驗證技術、基于TCL的形式驗證過程。
15、功耗控制技術。基于PrimePower的功耗分析技術,基于Power Compiler的時鐘門控技術、基于數字單元庫的功耗分析方法、基于TCL的功耗分析等多種功耗分析方法和時鐘門控技術的實現。
16、LAYOUT設計流程。基于ASTRO的芯片Layout技術及基于SPEF反標提取的PostLayout相關數字流程,包含在PostLayout中的網表提取、參數提取、形式驗證、靜態實現驗證、門級功能仿真、功耗分析,以及Layout驗證(DRC、LVS)等技巧。
17、UWB項目開發過程中的各種電路優化手段。
18、UWB項目介紹。立項分析、實現方案的規劃。
19、VLSI系統的設計方法學。時序分析法、基于Snopsys EDA Tools Chain實現的完整ASIC設計流程、數字設計庫的介紹,分析、創建,及使用。
20、編碼及仿真技巧。編碼規范、RTL驗證仿真技術、門級仿真技術。
21、ASIC設計流程的高級話題。例如跨時鐘域信號的處理,同步撫慰電路設計及相關流程處理等設計技巧。
22. 項目設計實訓:
大型實訓項目一.Sigma-Delta小數分頻器設計、驗證與綜合
大型實訓項目二.DVI編碼器/解碼器設計、驗證與綜合